:::
科技專案成果
Display Port高速數位串列顯示介面晶片計畫
發佈日期:2012-07-04
單位:奇景光電股份有限公司
案例年度:2010
簡介:
奇景光電在本計畫兩年期間完整建立DisplayPort高速數位串列顯示介面的實體層、連結層技術,成功應用在Timing Controller一系列的產品上,更進一步結合HDMI介面建立Multi-Standard技術,透過同一實體層可同時支援DisplayPort和HDMI兩種介面,大幅節省晶片面積,並通過相關DisplayPort CTS認證,相關技術仍繼續延續在DisplayPort1.2和HDMI1.4的技術發展。高速串列的相關技術分別在中國、美國及台灣進行專利申請,對於高速串列介面多由國外廠商所控制,奇景光電突破技術瓶頸,對於國內發展高速高品質顯示器有很大幫助。
特色:
本計畫完成單一線對頻寬1.62Gbps~2.7Gbps,支援解決系統EMI方案,所完成之影像解析度與格式可一直擴充,具有GHZ高速數位串列介面Jitter Injection、BER等相容性驗證平台,現階段已達產值新台幣4億元,預估未來產值可達新台幣50億元。國際大廠如Intel已著手進行相關技術成果合作,且本計畫已申請6案13件專利,所提出的專利應具有相當的智財權價值和應用價值。於直接產品效益方面,LCD Panel Module影像介面應用之年產值預期超過60億元;間接技術效益方面,則可使我國建立更完整自有的高速串列技術。
計畫成果:
本計畫全部技術皆由奇景光電自行開發,下面列出主關鍵技術部份:
- High-Speed Clock&Data Recovery (2.7Gbps).
- Long Cable Equalizer.
- DisplayPort Physical/Link Layer implementation.
- Suooprt 1/2/4 lane, 6/8/10/12/16 bits per component, audio and HDCP.
- Dithering & Digital Gamma Correction for timing controller.
- DisplayPort interoperability – DVI/HDMI.
- Pass DisplayPort compliance test.
Himax DisplayPort Physical Layer and Link Layer
Himax Timing Controller Porduct
點閱數:
1509